Präzisions-Leiterplattenherstellung, Hochfrequenz-Leiterplatten, mehrschichtige Leiterplatten und Leiterplattenbestückung.
Elektronisches Design

Elektronisches Design - Schaltplan der Leiterplatte für Kopierplatten

Elektronisches Design

Elektronisches Design - Schaltplan der Leiterplatte für Kopierplatten

Schaltplan der Leiterplatte für Kopierplatten

2021-11-11
View:831
Author:Kavie

Leeserplatte Kopie Brett Schaltplan Diagramm häufig Fehler

Leiterplatte

1. Häufige Fehler in PCB-Schaltplänen:

(1) Es istttt kein Signal mit dem ERC Report Pin verbunden:

A. I/O-Attribute werden für die Pins definiert, wenn das Paket erstellt wird;

B. Ändern Sie die inkonsistenten Rasterattribute beim Erstellen von Komponenten oder Platzieren von Komponenten, und die Pins und Leitungen sind nicht verbunden;

C. Beim Erstellen einer Komponente wird die Pin-Richtung umgekehrt und muss mit dem Nicht-Pin-Namenende verbunden werden.

(2) Die Komponente verließ die Zeichnungsgrenze: Es wurde keine Komponente in der Mitte des Diagrammpapiers in der Komponentenbibliodiek erstellt.

(3) Die Netzwerktabelle der erstellten Projektdatei kann nur teilweise in die Leiterplatte importiert werden: Beim Generieren der Netzliste wird sie nicht als global ausgewählt.

(4) Wenn Sie selbst erstellte mehrteilige Komponenten verwenden, verwenden Sie keine Anmerkungen.

2. Häufige Fehler in PCB:

(1) Es wird berichtet, dass NODE beim Laden des Netzes nicht gefunden wird:

A. Die Komponenten im Schaltplan verwenden Pakete, die sich nicht in der PCB-Bibliodiek befinden;

B. Die Komponenten im Schaltplan verwenden Pakete mit inkonsistenten Namen in der PCB-Bibliodiek;

C. Die Komponenten im Schaltplan verwenden Pakete mit inkonsistenten Pin-Nummern in der PCB-Bibliodiek. Zum Beispiel eine Triode: Die Pinnummer in sch ist e, b, c und die Pinnummer in PCB ist 1, 2, 3.

(2) Es kann nicht immer auf einer Seite gedruckt werden, wenn es gedruckt wird:

A. Es ist nicht am Ursprung, wenn Sie die PCB-Bibliodiek erstellen;

B. Die Komponente wurde viele Male verschoben und gedreht, und es gibt versteckte Zeichen außerhalb der Grenze der Leiterplatte. Wählen Sie, ob alle ausgeblendeten Zeichen angezeigt werden sollen, die Leiterplatte verkleinern und dann die Zeichen an die Grenze verschieben sollen.

(3) Das Berichterstattungsnetz der DRK gliedert sich in mehrere Teile:

bedeutet, dass dieses Netzwerk nicht verbunden ist. Schauen Sie sich die Berichtsdatei an und verwenden Sie CONNECTEDCOPPER, um sie zu finden.

Darüber hinaus erinnern Sie Freunde daran, WIN2000 so viel wie möglich zu verwenden, um die Wahrscheinlichkeit eines blauen Bildschirms zu verringern; Exportieren Sie die Datei mehrmals, um eine neue DDB-Datei zu erstellen, um die Dateigröße und die Wahrscheinlichkeit des Einfrierens von PROTEL zu verringern. Wenn Sie ein komplizierteres Design machen, versuchen Sie, keine auzumatische Verkabelung zu verwenden.

In PCB-Design, Verkabelung is an wichtig Schritt to komplett Produkt Design. Es kann be sagte dass die vorherige Zubereitungen sind erledigt für it. In die ganze PCB, die Verkabelung design Prozess is the die meisten begrenzt, the Fertigkeiten sind the kleinste, und the Arbeitsbelastung is the größte. Leiterplattenverdrahtung beinhaltet einseitig Verkabelung, doppelseitig Verkabelung und mehrschichtig Verkabelung.

Es gibt auch zwei Arten der Verkabelung: automatische Verkabelung und interaktive Verkabelung. Vor der automatischen Verdrahtung können Sie interaktiv die strengeren Leitungen vorverdrahten. Die Kanten des Eingangs- und Ausgangsends sollten parallel vermieden werden, um Reflexionsstörungen zu vermeiden.

Erdungskabelisolierung sollte bei Bedarf hinzugefügt werden, und die Verkabelung von zwei benachbarten Schichten sollte senkrecht zueinander sein. Eine parasitische Kopplung tritt wahrscheinlich parallel auf.