精密PCB製造、高周波PCB、高速PCB、標準PCB、多層PCB、およびPCBアセンブリ。
最も信頼性の高いPCB&PCBAカスタムサービスファクトリー。
PCBニュース

PCBニュース - PCIカードPCBの配線規則はPCB設計にある

PCBニュース

PCBニュース - PCIカードPCBの配線規則はPCB設計にある

PCIカードPCBの配線規則はPCB設計にある

2021-11-01
View:361
Author:

PCIカードの配線はより洗練されている, PCIシグナルの特性によって決定される.
従来の高周波デジタル回路設計, 我々は常に信号の反射を避けるために努力する, オーバーシュート, リンギング, インピーダンス不整合による非単調性. しかし, PCI信号は、信号反射の原理を使用して物理信号を送信する. 大きなオーバーシュートのような副作用を回避しようとしている間、信号反射の妥当な使用をするために, リンギング, 非単調性, PCI - SIGはPCI仕様でのPCB物理実装のためのいくつかの規定を作りました.

PCI - SIGはPCIカードが4層を使用することを推奨する PCBボード. PCI - SIGで指定されたPCIコネクタの信号分配も、4層基板配線の便宜のために最適化される. PCI - SIGはまた、PCIコントローラのピン分配のための推奨された回路図を作りました. 事実上, AMCCなどのPCIコントローラメーカー, PLX, そして、オックスフォードもこの推薦を実行しました. この推奨ピン配布の下で, 二層使用. The PCBボード 配線には非常に便利です, しかし、PCIカードシステムハードウェアが非常に複雑で、複数の電力分割レベル, Aを持つほうがよい 多層PCB.

Any PCI signal on the PCI card can only be connected to one load (including and cannot be connected to a pull-up resistor). CLKを除く, RST, 仁太妙, これらのピン, 金色の指とカードソケットの接触点からの負荷端までのすべてのピンは、1より大きいものではない.5インチ;CLK信号の長さは2である.5 +-0.1インチ, この長さは少し長い, 多くの場合、それは長さ要件を満たすために迂回される必要があります. これは、しばしばPCIカード上のCLKの蛇行のトレースを参照してください理由です残りのピンには特別規制はない. 時 多層PCB, signal traces should not cross different power levels (at least, the layer with split power level should be on the other side of the PCB), which is why we often see all the golden fingers on the A side of the PCI card come up The reason why the signal often goes to the B side (component side) through a hole.

各PCI信号の特性インピーダンスは60〜100オームであり、負荷容量は10 pFを超えてはならない。ICのIOパッドは- 3.5 Vアンダーシュートと+ 7.1 Vの信号オーバーシュートに耐えることができるはずです。AMCC、PLX、およびオックスフォードのようなPCIコントローラメーカーのために、それらのコントローラICSはすべてこれらの規則を満たしています、ユーザーは考慮する必要はありません、しかし、あなたがPCIコントローラを実装するためにCPLD / FPGAを使用するならば、使用されるモデルが一般にこれらの規則を満たしているかどうかを考慮しなければなりません。CPLA / FPGAメーカーは、AlteraとXilinxのように、CPLD / FPGAがPCI信号仕様と互換性があるかどうか、彼らのデータマニュアルではっきりと述べます。

大丈夫, 普通の32ビット33 MHz PCIカードの配線は比較的簡単です, そして、それは長さの要件を満たすのに十分です. 事実上, あなたが厳密に配線要件に従っていないならば, 一般に問題はない, マザーボードチップセットによって, 信号互換性問題が発生すると, PCIカードのハードウェアデバッギングは PCB設計.