精密PCB製造、高周波PCB、高速PCB、標準PCB、多層PCB、およびPCBアセンブリ。
最も信頼性の高いPCB&PCBAカスタムサービスファクトリー。
PCB技術

PCB技術 - 理解するためのPCB設計の基本的な問題は何か

PCB技術

PCB技術 - 理解するためのPCB設計の基本的な問題は何か

理解するためのPCB設計の基本的な問題は何か

2021-10-24
View:298
Author:Downs

1 . EDAツールの選択方法

現在の PCB設計 ソフトウェア, 熱分析は強い点ではない, だから、それを使用することをお勧めしません. その他の関数1.3.4, パッドまたはケイディンを選ぶことができます. コストパフォーマンスは良い. PLD設計の初心者はPLDチップメーカーが提供する統合環境を使用できる, そして、100万以上のゲートを設計するとき、一つの点ツールを使うことができます.

2 .高速信号処理・伝送に適したEDAソフトをお勧めします。

従来の回路設計のために、革新的なパッドは非常に良いです、そして、マッチング・シミュレーション・ソフトウェアがあります、そして、このタイプのデザインはしばしばアプリケーションの70 %を占めます。高速回路設計、アナログおよびデジタル混成回路を行うとき、Cadenceを使用している解決は、より良いパフォーマンスと価格でソフトウェアでなければなりません。もちろん、メンターのパフォーマンスはまだ非常に良いです、特にその設計フロー管理は最高であるべきです。(王成,データ通信技術専門家)

3. の各層の意味の説明 PCBボード

TopInverlay --トップデバイスの名前でも、トップシルクスクリーンやR 1 C 5などのトップコンポーネントの伝説と呼ばれます。

IC 10BOOTOTOVERRAL−−4層のボードを設計するならば、4層のボードを設計するならば、あなたは自由なパッドまたはビアを配置して、多層としてそれを定義します、そして、パッドがトップ層としてそれを定義するならば、そのパッドは自動的に4つの層に現れます、そして、そのパッドは一番上の層に現れるだけです。

PCBボード

4 . 2 G以上の高周波PCB設計、ルーティング、レイアウトにはどのような面が必要であろうか。

2 G以上の高周波PCBは、無線周波数回路の設計に属し、高速デジタル回路設計の検討の範囲内ではない。レイアウトとルーティングが配布効果を引き起こすので、無線周波数回路のレイアウトとルーティングは回路図と共に考慮されなければなりません。さらに、無線周波数回路の設計における受動部品は、パラメータ化された定義と特殊形状の銅箔で実現される。そこで,edaツールはパラメトリックデバイスを提供し,特殊形状の銅箔を編集する必要がある。メンターのboardstationはこれらの要件を満たすことができる特別なRF設計モジュールを持っています。さらに、一般的なRF設計は、特別なRF回路解析ツールを必要とする。業界で最も有名なのは、アメンラントのeesoft、メンターのツールとの良いインターフェイスを持っています。

2 G以上の高周波PCB設計のために、マイクロストリップ設計のためにどんな規則を追うべきか?

rfマイクロストリップ線路の設計は伝送線路パラメータを抽出するために3 d場解析ツールを必要とする。すべての規則はこの分野抽出ツールで指定されるべきです。

6 .すべてのデジタル信号を有するPCBには、ボード上に80 MHzのクロック源がある。ワイヤーメッシュ(接地)の使用に加えて、十分な駆動容量を確保するために、どのような回路を保護のために使用すべきか?

クロックの駆動能力を確保するためには、保護により実現してはならず、一般にクロック駆動用チップが用いられる。クロック駆動能力に関する一般的な懸念は、複数のクロック負荷によるものである。チップを駆動するためにクロックを採用し、いくつかに1つのクロック信号を変更すると、ポイントツーポイント接続を採用。駆動チップを選択するとき、それが基本的に負荷と一致することを保証することに加えて、信号エッジは要求(通常、クロックはエッジ有効信号である)を満たす。システムタイミングを計算するときは、ドライブチップのクロックの遅延をカウントする。

別のクロック信号ボードが使用される場合、クロック信号の送信がより影響を受けないように、どのようなインターフェースが一般的に使用されますか?

クロック信号が短いほど伝送線路効果が小さくなる。別のクロック信号ボードを使用すると、信号配線長が増加します。また、シングルボードの接地電源も問題である。長距離伝送が要求されるならば、差動信号は推薦されます。LVDS信号はドライブ能力要件を満たすことができます、しかし、あなたの時計はあまり速くありません、そして、それは不必要です。

8 . 27 m、SDRAMクロックライン(80 M〜90 M)。これらのクロックラインの第2及び第3高調波はVHF帯にあり、受信端から高周波が入力された後に干渉が大きい。線長の短縮に加えて、他の良い方法は何ですか?

第3高調波が大きく、第2高調波が小さい場合には、信号デューティサイクルが50 %であるため、高調波がない場合がある。このとき、信号デューティサイクルを変更する必要があります。また、単方向クロック信号であれば、一般にソース端子直列マッチングを用いる。これは二次反射を抑制することができるが、クロックエッジ速度には影響しない。ソース整合値は以下の式を用いて求めることができる。

9. に PCBレイアウト とデザイン, トレースのトポロジー構造とは何か?

トポロジーといくつかはルーティング順序とも呼ばれます。マルチポート接続網のルーティング順序について

信号の整合性を改善するためのルーティングトポロジーの調整方法

この種のネットワーク・シグナル方向はより複雑である。一方向、双方向信号および異なるレベルの信号のために、トポロジー影響は異なる。そして、どのトポロジが信号品質に有益であるか言うことは難しい。そして、使用するトポロジを行うときに、回路の原理、信号の種類、さらには配線の難しさを理解する必要があります。