точная сборка PCB, высокочастотная PCB, высокоскоростная PCB, стандартная PCB, многослойная PCB и PCBA.
Самая надежная фабрика по обслуживанию печатных плат и печатных плат.
Новости PCB

Новости PCB - Общие проблемы при проектировании PCB

Новости PCB

Новости PCB - Общие проблемы при проектировании PCB

Общие проблемы при проектировании PCB

2021-11-05
View:342
Author:Kavie
  1. рекомендуем программное обеспечение EDA для высокоскоростной обработки и передачи сигналов.
    Conventional circuit design, подушка иновида очень хорошая., есть аналоговое программное обеспечение, and this kind of design often occupies 70% of the applications. при проектировании высокоскоростных схем, analog and digital hybrid circuits, использование решения Cadence должно быть эффективным с точки зрения как производительности, так и цены программным обеспечением. Of course, поведение ментора остается хорошим, в частности, управление процессом проектирования должно быть лучшим.

    печатная плата


    2. Interpretation of the meaning of each layer of the PCB board
    Topoverlay ---- The name of the top device, также известен как пример верхней, например R1 и C5, IC10.
    Bottomoverlay----similarly
    multilayer-----If you design a 4-layer board, Вы можете поставить бесплатную pad или via, and define it as a multilay, потом его прокладка автоматически появится на 4 - м этаже. If you only define it as the top layer, Тогда его прокладка появится только на верхнем этаже.
    3, 2G и выше проектирование PCB, routing, схема, на что обратить внимание?
    High-frequency PCBs above 2G belong to radio frequency circuit design and are not within the scope of discussion of high-speed digital circuit design. схема и проводка радиочастотных схем следует рассматривать вместе с схемой, because the layout and routing will cause distribution effects. и, some passive devices in the design of radio frequency circuits are realized through parameterized definitions and special-shaped copper foils. поэтому, EDA tools are required to provide parameterized devices and edit special-shaped copper foils.
    у boardstation Mentor есть специальный модуль проектирования радиочастот, который может удовлетворить эти требования. Moreover, общее проектирование радиочастот требует специального инструмента для анализа радиочастотных схем. The most famous in the industry is agilent's eesoft, У него хороший интерфейс с инструментами ментора.
    4, 2G и выше проектирование PCB, what rules should be followed in the design of microstrip?
    проектирование радиочастотных микрополос требует трехмерных инструментов полевого анализа для извлечения параметров линии передачи. All rules should be specified in this field extraction tool.
    5. For a PCB with all digital signals, на платы 80MHz есть часовой источник. Кроме того to the use of wire mesh (grounding), in order to ensure sufficient drive capacity, Какие схемы следует использовать для защиты?
    Не удалось получение. It should not be realized through protection. В общем, a clock drive chip is used. общее внимание к приводу часов вызвано нагрузкой нескольких часов. кристалл с часовым приводом, change one clock signal into several, соединение точка - точка. при выборе драйвера, in addition to ensuring that the load is basically matched, the signal edge meets the requirements (usually the clock is an edge valid signal). таймер вычислительной системы, the delay of the clock in the drive chip should be counted.
    6. If a separate clock signal board is used, какой интерфейс обычно используется для обеспечения того, чтобы передача тактовых сигналов была менее затронута?
    Чем меньше тактовый сигнал, the smaller the transmission line effect. использование отдельной часовой панели увеличит длину линии сигнала. один лист заземления питание также является проблемой. If long-distance transmission is required, рекомендуемый дифференциальный сигнал. сигнал LVDS удовлетворяет требованиям работоспособности привода, but your clock is not too fast and it is not necessary.
    7, 27M, SDRAM clock lines (80M-90M), Эти две и три гармоники часовой линии точно в VHF - диапазоне, После ввода высокочастотной частоты с конца приёма помехи будут большими. Помимо сокращения длины пути, what other good methods are there?
    Если три гармоники больше, вторая меньше, Это может быть потому, что сигнал составляет 50%, Потому что в данном случае, the signal has no even harmonics. сейчас, you need to modify the signal duty cycle.
    In addition, сигнал для одновременных часов, source terminal series matching is generally used. Это может подавлять вторичное отражение, but will not affect the clock edge rate. значение согласования источника может быть получено с использованием следующей формулы.
    8. Что такое топология маршрутизации?
    Topology, Некоторые называют последовательность маршрутов. Многопортовый порядок подключения к сети.
    9. как настроить топологическую структуру слежения, чтобы повысить целостность сигнала?
    Это направление сигнала сети сложнее, Потому что, двухсторонний сигнал, and different level types of signals, топологическое воздействие различно, it is difficult to say which topology is beneficial to the signal quality. при предварительном моделировании, which topology to use is very demanding on engineers, необходимость понимания схемы, тип сигнала, and even wiring difficulty.
    10. How to reduce EMI problems by arranging layers?
    сначала, необходимо учитывать EMI из системы. PCB board alone cannot solve the problem.
    сто веков, I think the main purpose is to provide the shortest return path for the signal, уменьшить площадь связи, подавление помех. In addition, тесная связь между поверхностным слоем и слоем питания, он более эпитаксиальный, чем слой мощности, which is good for suppressing common mode interference.