Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Thiết kế điện tử

Thiết kế điện tử - Sự đáng tin cậy Thiết kế phân tích PCB trong hệ thống DSS

Thiết kế điện tử

Thiết kế điện tử - Sự đáng tin cậy Thiết kế phân tích PCB trong hệ thống DSS

Sự đáng tin cậy Thiết kế phân tích PCB trong hệ thống DSS

2021-10-27
View:417
Author:Downs

Dùng thiết bị cao tốc, there will be more and more high-Languagepeed DSP (digital signal processing) system designs, và vấn đề tín hiệu xử lý trong hệ thống ứng dụng DSP cao tốc đã trở thành vấn đề thiết kế quan trọng.. Trong thiết kế này, đặc trưng của nó là tốc độ dữ liệu hệ thống, đồng hồ tốc độ và mật độ mạch đang tăng liên tục, và thiết kế của nó Bảng PCB hiển thị tính năng hoàn toàn khác với thiết kế tốc độ thấp, đó là, vấn đề độ trung thực tín hiệu và các vấn đề nhiễu ảnh., KCharselect unicode block name, Comment.

Những vấn đề này có thể gây ra hoặc trực tiếp gây ra sự bóp méo tín hiệu, lỗi thời gian, dữ liệu sai, đường chỉ dẫn và điều khiển, lỗi hệ thống, và thậm chí là lỗi hệ thống. Không giải quyết được chúng sẽ ảnh hưởng nghiêm trọng đến hiệu suất hệ thống và gây ra lỗ hổng không thể đo đếm được. Phương pháp giải quyết vấn đề này phụ thuộc chủ yếu vào thiết kế mạch. Tính chất thiết kế của bảng PCB rất quan trọng. Đó là cách duy nhất để biến khái niệm thiết kế tối ưu thành hiện thực. Những việc sau đây được thảo luận nhiều vấn đề cần quan tâm đến trong thiết kế đáng tin cậy của bảng PCB trong hệ thống DSP cao tốc.

1. Thiết kế cung cấp điện

Hệ thống DSP cao tốc Thiết kế bảng PCB first needs to consider the power supply design problem. Thiết kế cung cấp điện, Thông thường sử dụng phương pháp theo đây để giải quyết vấn đề độ trung của tín hiệu.

1. Cân nhắc việc cắt ngang nguồn điện và đất

Bất kể cho dù bảng mạch có lớp đất và lớp năng lượng đặc biệt hay không, một tụ điện chắc chắn và được phân phối hợp hợp lý phải được thêm vào giữa nguồn điện và mặt đất. Để tiết kiệm khoảng trống và giảm số lượng thông qua lỗ, bạn nên sử dụng nhiều tụ điện chip hơn. Hộp tụ điện con chip có thể được đặt phía sau tấm bảng PCB, tức là bề mặt bán được.

bảng pcb

Hộp tụ điện con chip được kết nối với lỗ thông qua với một sợi dây rộng và kết nối với nguồn điện và mặt đất thông qua lỗ thông qua..

2. Luật uốn ván xem xét phân phối năng lượng

KCharselect unicode block name

Bộ phận tương tự với tốc độ cao và độ chính xác rất nhạy cảm với tín hiệu số. Thí dụ như, bộ khuếch đại sẽ khuếch đại tiếng chuyển động để làm nó gần với tín hiệu xung, nên bộ phận bộ phận bộ phận dữ liệu và bộ số của tấm ván, bộ phát điện thường cần phải được tách ra.

3. Tắt các tín hiệu nhạy

Một số tín hiệu nhạy cảm (như đồng hồ tần số cao) đặc biệt nhạy cảm với nhiễu, và phải có biện pháp biệt lập cấp cao cho chúng. Đồng hồ với tần số cao (đồng hồ trên 20M2, hay đồng hồ với thời gian quay ngược hơn 5n) phải được hộ tống bởi sợi dây mặt đất, độ rộng của đường đồng hồ phải là ít nhất 10mm, và độ rộng của đường dây theo đường dẫn phải là ít nhất 20mili. Lỗ thủng tiếp xúc tốt với mặt đất, và mỗi cm đều được đục để kết nối với mặt đất. một số khớp nối nhau trong vòng đồng hồ. Sự nhiễu gây ra bởi tiếng ồn tín hiệu do đường dây này có thể tránh được.

Thiết kế chống nhiễu phần mềm và phần cứng

Thông thường, bảng PCB với hệ thống ứng dụng cao tốc DSP được thiết kế bởi người dùng theo yêu cầu cụ thể của hệ thống. Do khả năng thiết kế và điều kiện phòng thí nghiệm hạn chế, nếu không có những biện pháp chống nhiễu hoàn hảo và đáng tin cậy, một khi môi trường làm việc không lý tưởng, sẽ có sự khác biệt điện từ khiến dòng chảy chương trình DSS bị xáo trộn. Khi mã hoạt động bình thường của DSS không thể được khôi phục, chương trình s ẽ chạy mất hoặc rơi, và một số thành phần có thể bị hư hại. Cần phải chú ý đến những biện pháp chống nhiễu tương ứng.

Thiết kế chống nhiễu về kim cứng

Hiệu quả chống nhiễu phần cứng cao. Khi tính phức tạp, giá trị và âm lượng của hệ thống được chấp nhận, thiết kế chống nhiễu phần cứng được ưu tiên. Thông thường sử dụng công nghệ chống nhiễu phần cứng có thể được tổng hợp như sau:

(1) Bộ lọc kim cương: bộ lọc điều khiển có thể suy giảm rất nhiều các tín hiệu nhiễu tần số cao. Ví dụ, sự can thiệp của "burr" có thể bị chặn lại.

(2) Tạo cơ sở thích hợp: thiết kế cơ sở đất Với hệ thống chạy nhanh điện tử và hệ thống điện tử, rất quan trọng phải có một lớp tạo trở ngại thấp, lớp đất rộng. Mặt đất không chỉ có thể tạo lối quay trở trở ngại thấp cho các dòng tần số cao, mà còn làm cho EME và RF nhỏ hơn, và nó cũng có tác động phòng vệ cho sự can thiệp bên ngoài. Tách Mặt đất Analog ra khỏi mặt đất số trong suốt thời gian thiết kế PCB.

Năng lượng bảo vệ: năng lượng điều hòa, năng lượng cao tần, điện cao, và các tia điện các cung điện sẽ tạo ra sóng điện từ và trở thành nguồn nhiễu điện từ nhiễu. Những vỏ kim loại có thể được dùng để bao quanh các thiết bị được đề cập và hạ chúng. Cặp khiên này Sự nhiễu gây ra từ trường ứng là rất hiệu quả.

Kế hoạch chống nhiễu phần mềm

Kháng gây nhiễu phần mềm có lợi thế hệ thống chống nhiễu phần cứng không thể thay thế. Trong hệ thống ứng dụng DSP, khả năng chống nhiễu của phần mềm cũng phải được khai thác hoàn to àn để giảm ảnh hưởng của sự can thiệp. Bên dưới có vài phương pháp chống nhiễu phần mềm hiệu quả.

(1) Bộ lọc kỹ thuật số: Âm thanh của tín hiệu nhập tương tự có thể bị loại bỏ bằng bộ lọc kỹ thuật số. Những kỹ thuật lọc điện tử thường được sử dụng là: bộ lọc vừa, bộ lọc hàm số, vân vân.

(2) Đặt bẫy: thiết lập một phần chương trình khởi động trong khu vực chương trình không sử dụng. Khi chương trình bị xáo trộn và nhảy vào vùng này, chương trình khởi động sẽ ép buộc hướng chương trình đã ghi vào địa chỉ đã xác định, và sử dụng một chương trình đặc biệt để sửa lỗi ở đó. Quá trình.

(3) Trợ cấp Bước hướng dẫn: Chèn hai hoặc ba byte của hướng dẫn không thao tác NOP sau hướng dẫn hai byte và ba byte hướng dẫn, điều đó có thể ngăn cản chương trình bị xâm nhập tự động vào đúng đường khi hệ thống DSP bị xáo trộn bởi chương trình chạy mất.

Cách ba, thiết kế hoà giải điện.

Sự kết hợp điện từ là khả năng của thiết bị điện tử hoạt động bình thường trong một môi trường điện từ phức tạp. Thiết kế dự tính khả năng hòa hợp điện từ là để cho các thiết bị điện tử có thể ngăn chặn mọi loại nhiễu bên ngoài, nhưng cũng để giảm sự can thiệp điện từ của các thiết bị điện tử vào các thiết bị điện tử khác. Trong bảng điều khiển thực tế, có nhiều hay ít hiện tượng nhiễu điện từ, tức là, trò chuyện chéo giữa các tín hiệu liền kề. Kích thước trò chuyện này có liên quan đến khả năng phân phối và sự tự nhiên phân phối giữa các vòng. Để giải quyết loại nhiễu điện từ lẫn nhau giữa các tín hiệu, có thể có những biện pháp như sau:

1. Chọn một độ rộng dây hợp lý

Tác động của dòng điện tạm thời trên đường in chủ yếu là do tính tự nhiên của các dây in, và tính tự nhiên của nó phụ thuộc vào chiều dài của các dây in và tỉ lệ nghịch với chiều rộng. Do đó, việc sử dụng dây điện ngắn và rộng có lợi để ngăn cản sự nhiễu. Các dây tín hiệu của các dây đồng hồ và các tay đua xe buýt thường có những dòng chảy thoáng đãng lớn, và các dây in của chúng phải ngắn nhất có thể. Đối với các mạch riêng, độ rộng của dây in là 1.5mm để đáp ứng yêu cầu. cho những mạch tổng hợp, độ rộng chịu in được chọn giữa 0.2mm và 1.0mm.

2. Canh lề một cấu trúc dây có hình lưới bằng ngón cái.

Cách đặc biệt là xếp ngang một lớp trên bảng PCB và xếp theo chiều dọc trên lớp kế tiếp.

Thứ tư, kế hoạch phân tán nhiệt

Để dễ phân tán nhiệt, tấm ván in tốt nhất nên được lắp một mình, và khoảng cách giữa bảng phải lớn hơn 2cm. Tuy nhiên, phải chú ý đến quy tắc bố trí của các thành phần trên bảng in. Ở hướng ngang, các thiết bị có năng lượng cao được sắp xếp càng gần mép của tấm ván in càng tốt để ngắn đường dẫn truyền nhiệt. theo chiều dọc, các thiết bị năng lượng cao được sắp xếp càng gần đầu tấm ván in càng tốt, để giảm tác động của nó lên nhiệt độ của các thành phần khác. Các thành phần nhạy cảm với nhiệt độ hơn nên được đặt ở những khu vực có nhiệt độ thấp nhất có thể, và không được đặt trực tiếp trên các thiết bị tạo ra lượng lớn nhiệt.

In the various designs of Hệ thống ứng dụng DSP cao tốcs, how to transform a perfect design from theory to reality depends on PCB chất lượng cao boards. Tần suất hoạt động của mạch DSP ngày càng cao hơn., các chốt đang trở nên đặc hơn, và nhiễu ngày càng tăng., How to improve the quality of the signal rất quan trọng. Do đó, liệu hiệu quả của hệ thống có tốt hay không không nằm tách biệt với chất lượng của hệ thống Bảng PCB của nhà thiết kế PCB.