Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Công nghệ vi sóng

Công nghệ vi sóng - Tính toán điện tử tần số cao 2

Công nghệ vi sóng

Công nghệ vi sóng - Tính toán điện tử tần số cao 2

Tính toán điện tử tần số cao 2

2021-08-03
View:538
Author:Fanny

Với tốc độ phát triển nhanh của công nghệ điện tử và một ứng dụng rộng rãi của công nghệ liên lạc không dây trong nhiều lĩnh vực, tần số cao, tốc độ cao, và mật độ cao đã dần trở thành một trong những xu hướng phát triển quan trọng của các sản phẩm điện tử hiện đại.Trường hợp PCB tần số cao của lực truyền tín hiệu PCB tới vi lỗ và chôn vùi/lỗ mù, mắt dẫn tốt, Đồng phục lớp trung bình, tần số cao, Công nghệ thiết kế khuếch đại diện diện diện lớn đã trở thành một lĩnh vực nghiên cứu quan trọng..  Dựa trên nhiều năm kinh nghiệm thiết kế phần cứng, Tác giả tổng hợp một số kỹ năng thiết kế và các vấn đề cần sự chú ý của các mạch tần số cao cho tham chiếu của bạn.

Trường hợp PCB tần số cao

25. Làm thế nào để thực hiện nhu cầu EMC càng nhiều càng tốt mà không gây quá áp lực chi phí?

Tăng chi phí EMC Bảng PCB thường là do số lượng lớp tăng lên để tăng hiệu ứng bảo vệ và tăng vọt của Ferrite Bead, Tắc., và các thiết bị hỗn loạn tần số khác. Thêm nữa., Thường thì phải kết hợp các cấu trúc che chắn với các cơ quan khác để làm cho to àn bộ hệ thống vượt qua nhu cầu EMC.. Những hướng dẫn sau chỉ là vài mẹo thiết kế cho Bảng PCB giảm tác động bức xạ điện từ sản xuất bởi mạch điện.

Những thiết bị với tốc độ tín hiệu chậm nhất có thể được chọn để giảm thiểu các thành phần tần số cao sản xuất bởi tín hiệu.

Chú ý vị trí của các thiết bị tần số cao. Đừng đặt chúng quá gần những kết nối bên ngoài.

Chú ý gây trở ngại khớp với tín hiệu tốc độ cao, lớp cáp, và đường quay lại của nó để giảm lượng phản xạ tần số cao.

Đặt các tụ điện tách nhau đủ và thích hợp trên các chốt điện của mỗi thiết bị để giảm nhiễu trên lớp điện và cấu hình. Hãy chú ý đặc biệt đến liệu độ đáp ứng tần số và nhiệt độ của tụ điện có đáp ứng yêu cầu thiết kế không.


26. khi một Bảng PCB có nhiều hơn một số/khối chức năng môđun, Thông thường là phải tách con số ra./môđun, tại sao?

Lý do phân tách vùng đất số-chế độ là vì hệ thống điện tử tạo ra nhiễu trong điện và mặt đất khi chuyển động giữa tiềm năng cao và thấp. Kích thước của nhiễu tùy thuộc vào tốc độ của tín hiệu và kích thước của dòng điện. Nếu máy bay mặt đất không bị chia ra và tiếng ồn do đường điện tử tạo ra thì rất lớn trong khi vòng quay khu vực tương tự rất gần, thì tín hiệu tương tự vẫn bị xáo trộn bởi tiếng ồn mặt đất kể cả khi tín hiệu điện tử và điện tử không vượt qua được. Tức là, chế độ phân chia điện tử và tương tự chỉ có thể được dùng khi vùng mạch tương tự cách xa vùng mạch điện số sản xuất tiếng động lớn.


Một cách khác là đảm bảo cách bố trí con số/mô- đun riêng và đường dây tín hiệu con số/mô- đun không chạm nhau, cả bảng PCB không được chia ra, số và mô- đun được nối với máy bay mặt đất. Sao?

Yêu cầu các tín hiệu khác nhau không thể vượt qua được dây là đường dẫn dòng chảy của tín hiệu số nhanh hơn sẽ cố trở lại nguồn của tín hiệu số trên mặt đất gần dưới đáy sợi cáp. Nếu tín hiệu Analog vượt qua các dây, thì tiếng ồn phát ra từ dòng chảy trở lại sẽ xuất hiện trong vùng mạch tương tự.


Làm thế nào để cân nhắc vấn đề tỷ lệ cản trở khi thiết kế sơ đồ cấu trúc PCB với tốc độ cao?

Làm phù hợp là một trong những yếu tố chủ chốt trong việc thiết kế mạch PCB tốc độ cao. Tính năng cản trở có liên quan đến chế độ lộ trình. Ví dụ, khoảng cách giữa lớp trên bề mặt (microdải) hoặc lớp bên trong (stripin/double stripin), lớp tham khảo (sức mạnh hay diện kết nối), độ rộng dây cáp, và các vật liệu PCB đều ảnh hưởng tới giá trị cản trở đặc trưng của đường dẫn. Đó là để xác định giá trị cản trở sau khi chạy dây. Phần mềm mô phỏng to àn bộ sẽ do mô hình đường dây hoặc các giới hạn của thuật toán được sử dụng để xem xét một số trường hợp dây nối vô tuyến của hệ thống cản trở, tại thời điểm này trong sơ đồ sơ đồ sơ đồ chỉ có thể sử dụng một số kết nối, như các chuỗi kháng cự, để giảm hiệu quả của hệ thống dây vô tuyến. Giải pháp cơ bản nhất cho vấn đề hay dây điện là tránh việc gây cản trở thường xuyên xảy ra.


29. nơi nào có thể cung cấp căn cứ mô hình IBES chính xác hơn?

Độ chính xác của mô hình IBES ảnh hưởng trực tiếp tới kết quả mô phỏng. B.S. có thể được coi là dữ liệu đặc trưng về điện của vòng xoay tương đương của bộ đệm I/O của con chip thật, mà có thể được hoán cải bằng mô hình SPICE (hoặc đo đạc, nhưng có nhiều giới hạn hơn). Tuy nhiên, dữ liệu SPICE có liên quan đến việc sản xuất chip, nên thiết bị tương tự được cung cấp bởi những sản xuất chip khác nhau. Dữ liệu SPICE khác hẳn, và dữ liệu trong mô hình IBES đã biến đổi sẽ khác hẳn. Tức là, nếu thiết bị của hãng A được s ử dụng, chỉ có họ mới có thể cung cấp dữ liệu mô hình chính xác cho thiết bị của họ bởi vì không ai khác có thể biết rõ hơn họ xử lý thiết bị của họ bằng cách nào. Nếu mã IBES do nhà cung cấp không chính xác, giải pháp duy nhất là liên tục yêu cầu người cung cấp nó cải thiện nó.


30. Trong thiết kế PCB tốc độ cao, các khía cạnh nào mà thiết kế nên cân nhắc quy tắc EMC và EMS?

Thường thì thiết kế EMC hay EMC cần cân nhắc cả các khía cạnh bức xạ và dẫn dắt. The former belongs to the higher tần số part (~30MHz) the latter ter is the lower tần số partition (~30 M2). Nên anh không thể chỉ t ập trung vào tần số cao và lờ đi tần số thấp. Một thiết kế tốt EMC/EMC phải được cân nhắc ngay từ đầu thiết kế vị trí thiết bị, sự sắp xếp sản xuất hỗn hợp PCB, tuyến đường quan trọng, thiết bị được chọn, v.v., nếu chúng không có sự sắp xếp tốt hơn trước, giải pháp sẽ kém hiệu quả, tăng giá trị. Ví dụ, vị trí của máy phát đồng hồ không nên ở gần chỗ kết nối bên ngoài nhất có thể, tín hiệu tốc độ cao nên truyền tới lớp bên trong càng xa càng tốt và chú ý tới sự duy trì của sự khớp cản động và lớp tham khảo để giảm độ phản xạ, Độ dốc của tín hiệu được lái bởi thiết bị phải nhỏ nhất có thể để giảm thành phần tần số cao, khi chọn một tụ điện tách ra/vòng ra, phải chú ý đến việc liệu phản ứng tần số có đáp ứng đủ các yêu cầu để giảm nhiễu của lớp điện. Thêm vào đó, chú ý vào đường dẫn ngược tín hiệu tần số cao để giảm tối thiểu vùng thắt (tức là phần cản đường vòng) để giảm phóng xạ. Lượng nhiễu tần số cao cũng có thể được kiểm soát bằng cách phân chia hình dạng. Cuối cùng, bộ đỡ nằm giữa nắp và bộ khung được chọn thích hợp.


Tên giá trị của máy tính.

Trong phần mềm thiết kế PCB hiện tại, phân tích nhiệt độ không phải là điểm mạnh, nên không nên dùng nó. Như các chức năng khác, có thể chọn giá trị 1.3.4 hoặc Cadence, cả sức nặng và giá cả hai đều tốt. Các tay thiết kế PLD mới có thể sử dụng môi trường được lắp đặt bởi những sản phẩm con chip PLD, trong thiết kế của hơn một triệu cánh cửa có thể chọn một công cụ chỉ điểm duy nhất.


32. Vui lòng giới thiệu một phần mềm ETO, có thể dùng để xử lý và truyền tín hiệu tốc độ cao.

Với thiết kế mạch chung, giá trị duy nhất của INLOEDA là rất tốt, và nó rất phù hợp với phần mềm mô phỏng, mà thường được tính toán bởi bộ mô-mươi phần mềm. Với thiết kế mạch tốc độ cao, mạch điện nhân và điện tử lai, sử dụng giải pháp Cadence là phần mềm tốt nhất cho hiệu suất và giá cả, tất nhiên, suất của Mentor rất tốt, đặc biệt là cách quản lý quá trình thiết kế nên là tốt nhất. (Chuyên gia kỹ thuật Thời giao thông, Wang Sheng)


33Language. Sự giải thích ý nghĩa của mỗi lớp bảng PCB?

Trên trên mặt đất- Tên của một thành phần lớp trên, cũng được gọi là Top Silkscred hoặc Top Component Huyền Thoại, như R1, C5,IC10. Bottomoverlay... cũng giống như máy phát nền-- nếu bạn thiết kế một tấm 4 lớp ván và đặt một miếng đệm tự do hoặc qua, thiết lập nó như gấp nhiều lần, thì nó sẽ xuất hiện tự động trên tất cả bốn lớp, nếu bạn chỉ định nó là lớp trên, thì miếng đệm của nó sẽ chỉ xuất hiện trên cùng trên lớp.


34. Điều cần quan tâm trong thiết kế, lộ trình, và kiểu của PCB tần số cao trên 2G?

Trên 2G, PCB với tần số cao thuộc về thiết kế mạch, chứ không phải trong phạm vi thiết kế mạch điện tử tốc độ cao. Thiết kế và lộ trình của đường dẫn RF nên được xem xét cùng với sơ đồ vì bố trí và lộ trình sẽ gây ra hiệu ứng phân phối. Bên cạnh đó, thiết kế mạch Chuột một số thiết bị thụ động được thực hiện bằng cách đo định nghĩa của lớp giấy đồng đặc biệt, nên công cụ DTO phải cung cấp thiết bị đo lường có thể sửa lớp giấy đồng đặc biệt. Tâm trí Boardman đã dành ra các mô-đun thiết kế RF để đáp ứng yêu cầu này. Hơn nữa, thiết kế kiểu RF chung cần có các công cụ phân tích mạch RF chuyên biệt, nơi nổi tiếng nhất là Eesoft của của của của Agildo, có một giao diện tốt với các công cụ của Mentor.


35. Đối với mọi tín hiệu điện tử PCB, tấm bảng có một nguồn đồng hồ 80MHz. Bên cạnh lưới dây (kiểu lắp ráp) thì cần dùng loại bảo vệ mạch nào để đảm bảo một khả năng dẫn đầy đủ?

Đảm bảo khả năng điều khiển đồng hồ, không nên đạt được qua bảo vệ, thường dùng thẻ trình điều khiển đồng hồ. Mối quan tâm chung về khả năng điều khiển đồng hồ là do nhiều lần nạp đồng hồ.. Đồng hồ điều khiển, Biến một đồng hồ tín hiệu thành nhiều, chọn kết nối giữa điểm. Chọn con chip điều khiển, Ngoài việc đảm bảo rằng kết hợp cơ bản với tải, the signal along with the requirements (generally clock along with the effective signal), trong việc tính toán thời gian hệ thống, để tính đồng hồ trong sự trì hoãn con chip điều khiển.