Fabricant et Assemblage des cartes électroniques ultra-précis, PCB haute-fréquence, PCB haute-vitesse, et PCB standard ou PCB multi-couches.
On fournit un service PCB&PCBA personnalisé et très fiable pour tout vos projets.
L'actualité PCB

L'actualité PCB - Questions fréquemment posées sur le processus de conception de PCB

L'actualité PCB

L'actualité PCB - Questions fréquemment posées sur le processus de conception de PCB

Questions fréquemment posées sur le processus de conception de PCB

2021-11-05
View:392
Author:Kavie
  1. Veuillez recommander le logiciel EDA adapté au traitement et à la transmission du signal à haute vitesse. Avec la conception de circuits traditionnels, les Pads d'innoveda sont très bons et disposent d'un logiciel de simulation adapté, cette conception occupe généralement 70% des applications. Lors de la conception de circuits à grande vitesse, de circuits hybrides analogiques et numériques, la solution avec cadence devrait être un logiciel relativement performant et abordable. Bien sûr, mentor fonctionne toujours bien, en particulier avec sa gestion des processus de conception qui devrait être la meilleure.

    Carte de circuit imprimé

    2. Explication de la signification de chaque couche de la carte PCB topoverlay - - - - le nom du périphérique supérieur, également appelé sérigraphie supérieure ou légende de composant supérieur, comme R1 C5, ic10.bottomoverlay - - - - similaire à multicouche - - - - Si vous Concevez un panneau à 4 couches et que vous placez un plot libre ou un trou traversant et le définissez comme multicanal, alors ses Plots apparaîtront automatiquement sur les 4 couches. Si vous le définissez uniquement comme couche supérieure, ses Plots n'apparaîtront que dans la couche supérieure. 3, la conception, le câblage, la mise en page de PCB haute fréquence 2G et plus, quels aspects doivent être notés? Les PCB haute fréquence au - dessus de 2G appartiennent à la conception de circuits RF et ne sont pas couverts par la discussion sur la conception de circuits numériques à grande vitesse. La disposition et le câblage des circuits RF doivent être considérés avec le schéma, car la disposition et le câblage provoquent des effets de distribution. En outre, certains dispositifs passifs dans la conception de circuits RF sont réalisés par définition paramétrique et feuille de cuivre profilée. Par conséquent, les outils EDA sont nécessaires pour fournir des équipements de paramétrage et éditer des feuilles de cuivre profilées. Mentorás Board station dispose d'un module de conception RF spécial qui peut répondre à ces exigences. En outre, la conception RF générale nécessite des outils d'analyse de circuits RF spécialisés. Le plus connu dans l'industrie est eesoft d'Agilent, qui a une bonne interface avec les outils de mentor. 4, 2G et au - dessus de la conception de PCB haute fréquence, quelles règles la conception de microbande devrait - elle suivre? La conception de lignes microruban RF nécessite un outil d'analyse de champ tridimensionnel pour extraire les paramètres de la ligne de transmission. Toutes les règles doivent être spécifiées dans cet outil d'extraction de champ. 5. Pour tous les circuits imprimés de signaux numériques, il y a une source d'horloge de 80mhz sur la carte. En plus de l'utilisation d'un treillis métallique (mise à la terre), quel type de circuit devrait être utilisé pour la protection afin d'assurer une capacité de conduite suffisante? Assurez - vous de la capacité de conduite de l'horloge. Cela ne devrait pas se faire par la protection. Généralement, une horloge est utilisée pour piloter la puce. L'accent général sur les capacités de pilotage d'horloge est dû à plusieurs charges d'horloge. Utilisant la puce de commande d'horloge, convertit un signal d'horloge en plusieurs signaux d'horloge, utilisant une connexion point à point. Lors du choix d'une puce de pilotage, en plus de s'assurer que la charge est fondamentalement adaptée, le Front de signal est conforme (généralement l'horloge est un signal actif de front). Lors du calcul de la séquence du système, le retard de l'horloge dans la puce de commande doit être calculé. 6. Si un panneau de signal d'horloge séparé est utilisé, quel type d'interface est généralement utilisé pour s'assurer que la transmission du signal d'horloge n'est pas affectée? Plus le signal d'horloge est court, moins l'effet de ligne de transmission est important. L'utilisation d'un panneau de signal d'horloge séparé augmentera la longueur de câblage du signal. Et l'alimentation au sol de la carte unique est également un problème. Si une transmission longue distance est nécessaire, il est recommandé d'utiliser un signal différentiel. Le signal LVDS peut répondre aux exigences de capacité de conduite, mais votre horloge n'est pas trop rapide et n'est pas nécessaire. 7, 27M, lignes d'horloge SDRAM (80m - 90m), les deuxième et troisième harmoniques de ces lignes d'horloge sont exactement dans la bande VHF, les hautes fréquences seront très perturbées après l'entrée de la réception. Quel est le meilleur moyen de réduire la longueur de la ligne? Si le troisième harmonique est plus grand et le deuxième plus petit, c'est probablement parce que le rapport cyclique du signal est de 50%, car dans ce cas, le signal n'a pas d'harmoniques doubles. À ce stade, vous devez modifier le rapport cyclique du signal. De plus, pour les signaux d'horloge unidirectionnels, l'adaptation en série extrême de la source est généralement utilisée. Cela peut inhiber la réflexion secondaire, mais n'affecte pas le taux de front d'horloge. Vous pouvez utiliser la formule suivante pour obtenir une valeur de correspondance de source. 8. Quelle est la topologie de routage? Topologie, certains sont également appelés ordre de routage. Ordre de câblage pour les réseaux Multi - ports. 9. Comment ajuster la topologie des traces pour améliorer l'intégrité du signal? Cette orientation du signal de réseau est d'autant plus complexe que l'influence de la topologie est différente pour les signaux unidirectionnels, bidirectionnels et de différents types de signaux de niveau, et qu'il est difficile de dire quelle topologie est favorable à la qualité du signal. La topologie à utiliser lors de la pré - simulation est exigeante pour les ingénieurs et nécessite une compréhension du principe du circuit, du type de signal et même de la difficulté de câblage. 10. Comment réduire les problèmes EMI en disposant les couches? Tout d'abord, les perturbations électromagnétiques doivent être prises en compte dans le système. La carte PCB seule ne peut pas résoudre le problème. Pour EMI, je pense que l'objectif principal est de fournir le chemin de retour le plus court pour le signal, de réduire la surface de couplage et de supprimer les interférences de mode différentiel. De plus, la couche de terre est étroitement couplée à la couche de puissance, ce qui est plus exoductile que la couche de puissance et favorise la suppression des interférences de mode commun.