Fabricant et Assemblage des cartes électroniques ultra-précis, PCB haute-fréquence, PCB haute-vitesse, et PCB standard ou PCB multi-couches.
On fournit un service PCB&PCBA personnalisé et très fiable pour tout vos projets.
Blogue PCB

Blogue PCB - Une nouvelle technologie de test de carte PCB

Blogue PCB

Blogue PCB - Une nouvelle technologie de test de carte PCB

Une nouvelle technologie de test de carte PCB

2022-04-13
View:473
Author:pcb

Actuellement, avec l'apparition continue de produits utilisant des circuits intégrés à grande échelle, l'installation et le test des cartes PCB correspondantes deviennent de plus en plus difficiles. Bien que les techniques traditionnelles de test in - circuit soient encore utilisées pour tester des cartes de circuits imprimés, cette approche devient de plus en plus problématique en raison de la miniaturisation et de l'encapsulation des puces. Maintenant qu’une nouvelle technologie de test – la technologie de test Boundary Scan – a progressivement évolué, la plupart des circuits ASIC et de nombreux appareils de taille moyenne ont commencé à être conçus à l’aide de la technologie de test Boundary Scan. La technologie BST est conforme à la norme ieee1149.1 et offre un ensemble complet de solutions de test. Dans les tests pratiques, il ne nécessite pas le recours à un équipement de test complexe et coûteux et offre une méthode de test indépendante de la technologie de la carte. L'avantage de l'utilisation de la technologie de test Boundary Scan pour la conception de circuits intégrés et la conception de cartes de circuits imprimés est la simplicité du processus de test, ce qui réduit considérablement le temps de test et de diagnostic pendant la production, l'expérimentation, l'utilisation et la maintenance, ce qui réduit considérablement les coûts.

Carte PCB

Le circuit BST est construit selon la norme ieee1149.1 et comprend un canal d'accès de test TAP et un contrôleur, un registre d'instructions IR et un ensemble de registres de données de test TDR. Le canal d'accès de test Tap est un connecteur à 5 broches (1 broche est une borne de Réinitialisation). Le Contrôleur Tap est une machine à 16 états qui peut générer des signaux d'horloge et divers signaux de commande (c'est - à - dire générer des signaux de test, de décalage, de capture et de mise à jour), déplacer des instructions ou des données de test dans les registres correspondants et contrôler divers états de fonctionnement du test Boundary Scan. 1.1 entrée d'horloge de test TCK le signal TCK permet à la partie de balayage de frontière du circuit intégré IC de se synchroniser et de fonctionner indépendamment de l'horloge du système. 1.2 entrée de sélection de mode de test TMS le mode de test TMS sélectionne la broche TMS comme signal de commande, ce qui détermine l'état de fonctionnement du Contrôleur TAP. Le TMS doit être établi avant le front montant TCK. 1.3 entrée de données de test tdio au front montant de l'impulsion d'horloge de test TCK, les données insérées en série via TDI sont déplacées dans un registre d'instructions ou un registre de données de test, et le Contrôleur Tap détermine si les données déplacées sont des instructions ou des données de test. Système de test de carte PCB 2.1 Structure du système de test son matériel comprend un PC à usage général, un testeur BST et un câble de signal BST série (un bus à 4 signaux, la signification des chiffres sur la figure est la suivante: 1 pour TDI, 2 pour TCK, 3 pour TMS et 4 pour tdo). Le testeur est connecté au PC via un port parallèle standard et au port d'accès au test Tap sur le PCB via un câble de signal série. Etant donné qu'il y a trois modules a, B et C sur la carte de circuit imprimé, ce module peut être constitué d'une seule puce ou de plusieurs puces. Ils sont conçus selon la norme ieee1149.1, c'est - à - dire qu'un registre BS (où passe la ligne pointillée dans le module) est ajouté à la broche d'E / s de la puce, ce qui permet de réaliser des tests de Boundary Scan. Si vous Concevez un système ou un appareil numérique avec plusieurs cartes PCB, vous pouvez le connecter à la carte PCB via un câble de signal série. L'utilisateur peut choisir avec souplesse, par programmation, la puce, le module ou l'ensemble du circuit imprimé à tester.? 2.2 principes du système d'essai les testeurs peuvent utiliser la programmation logicielle du PC pour générer automatiquement des modes d'essai afin de détecter les défaillances du circuit, en fonction de la grille et du modèle de L'appareil de la carte PCB. Le PC doit avoir deux cartes avec au moins 32 bits de broches d'E / s, ce qui permet de former des broches de lecture / écriture 32 bits pour faciliter les opérations de lecture et d'écriture. Le logiciel de test doit comprendre un préprocesseur et une unité d'exécution. Le préprocesseur lit les diagrammes de test et obtient les relations possibles de ces diagrammes, le résultat étant un ensemble de fichiers comprenant des informations de stockage et de contrôle. L'unité d'exécution charge le fichier ci - dessus, puis effectue un test. Le processus consiste à lire d'abord les informations stockées, à placer les données sur le port d'entrée, à lire les données du port de sortie approprié et à les comparer au résultat attendu. Si un défaut est détecté, il est généré et l'emplacement du défaut est marqué et un programme de diagnostic est ajouté pour donner l'emplacement spécifique du défaut. 2.3 contenu du test 1) Testez la connexion des broches d'E / s de la carte PCB. Parce que les broches d'E / s de la carte PCB fournissent un canal d'accès au testeur; 2) testez l'intégrité de la puce IC sur la carte PCB. Lors de l'assemblage de la puce, la puce IC peut avoir été endommagée. L'auto - test intégré et les tests internes peuvent être utilisés pour vérifier la qualité de la puce; 3) testez les défauts de circuit ouvert et de court - circuit de l'interconnexion de puce IC sur la carte PCB, qui peut être vérifiée par un test externe: 4) testez l'intégrité du bus de la carte PCB, par ce test, vous pouvez détecter s'il y a des défauts de circuit ouvert dans les broches D'E / s de la puce IC connectée au bus. Avec le développement continu de la technologie BST, le test de la carte PCB sera progressivement perfectionné. En raison de l'utilisation généralisée des circuits intégrés programmables, la flexibilité et l'applicabilité des tests de carte PCB seront améliorées et le coût des systèmes de test correspondants sera réduit. Les concepteurs peuvent utiliser tous les circuits intégrés logiques programmables de la carte PCB et modifier la logique de la puce simplement par programmation logicielle, créant ainsi une carte de circuit imprimé universelle qui permet à la carte PCB de remplir différentes fonctions. De cette façon, la technologie de test Boundary Scan rendra le test de carte PCB plus pratique et rapide et réduira considérablement les coûts de test.